Пользовательского поиска
|
Схем включения блоков памяти
Так как матрица-накопитель одной рассматриваемой микросхемы содержит 16 элементов памяти, то при параллельном включении четырех таких микросхем получается запоминающее устройство, которое может одновременно хранить 16 четырехразрядных чисел (заметим в скобках, что современные устройства памяти оперируют 64-разрядными числами). Для адресации этих чисел необходимо иметь 16 различных адресных сигналов, что можно получить при четырехэлементном коде адреса. Например, при коде адреса 0000 сигналы единичного уровня появятся на шинах с номерами 1, которые на всех схемах выбирают элемента памяти с адресом 1.1. Таким образом, в первой схеме запишется 1й разряд числа, во второй – второй и т.д. Часть запоминающего устройства, предназначенная для хранения многоразрядного числа, называется ячейкой памяти.
Как уже отмечалось, в статическом ЗУ роль элемента
памяти выполняет триггер. Возьмем матрицу из 16*16=256 элементов, т.е.
организация накопителя будет 256*1 бит. Для обращения к такому ОЗУ необходимо
подвести к нему сигнал,. разрешающий работу (ВМС – выборка микросхемы), к
информационным входу и выходу, и восьмиразрядный код адреса к адресным входа
дешифраторов.
Дешифратор управляет ключами выборки строк и
столбцов, которые, в свою очередь вырабатывают сигналы, соединяющий выбранный
элемент памяти и шину ввода-вывода. Сигналом запись-считывание (ЗС)
устанавливается режим работы микросхемы.